設計人員必須小心的規劃 PCB 的高速串行信號走線,以便盡可能減少線對間串擾,防止信道傳輸對數據造成破壞,本文介紹了優化信號布線以顯著減少串擾的方法。I.序言如今,各種便攜式計算設備都應用了密集的印刷電路板(PCB)設計,并使用了多個高速數字通信協議,例如 PCIe、USB 和 SATA,這些高速數字協議支持高達 Gb 的數據吞吐速率并具有數百毫伏的差分幅度。入侵(aggressor)信號與受害( 設計人員必須小心的規劃 PCB 的高速串行信號走線,以便盡可能減少線對間串擾,防止信道傳輸對數據造成破壞,本文介紹了優化信號布線以顯著減少串擾的方法。